Principio della trasmissione di classificazione e del segnale dell'interfaccia del cavo dello schermo di LVDS

March 31, 2022

1. Classificazione LCD dell'interfaccia di linea dello schermo di LVDS
1. singolo 6bit LVDS
In questo circuito di interfaccia, la trasmissione ad un solo canale è adottata ed ogni segnale di colore primario usa 6 dati pungenti, complessivamente dati di RGB di 18 bit, in modo da inoltre è chiamato 18 interfacce del bit 18 o del bit LVDS.
2. 6bit doppio LVDS
In questo circuito di interfaccia, la trasmissione bidirezionale è adottata ed ogni segnale di colore primario usa 6 dati pungenti, di cui i dati dispari sono 18 bit, anche i dati è 18 bit e complessivamente 36 bit dei dati di RGB, in modo da inoltre è chiamato 36 bit o 36 bit. Interfaccia di LVDS.
3. singolo 8bit LVDS
In questo circuito di interfaccia, la trasmissione ad un solo canale è adottata ed ogni segnale di colore primario adotta i dati di 8 bit, con complessivamente 24 dati di RGB del bit. Di conseguenza, inoltre è chiamato 24 bit o 24 interfacce del bit LVDS.

4. 8bit doppio LVDS
In questo circuito di interfaccia, la trasmissione bidirezionale è adottata ed ogni segnale di colore primario usa i dati di 8 bit, di cui i dati dispari sono 24 bit, anche i dati è 24 bit e complessivamente 48 bit dei dati di RGB, in modo da inoltre è chiamato 48 bit o 48 bit. Interfaccia di LVDS.

Due, definizione di interfaccia di linea LCD comune dello schermo di LVDS
D6L (singolo 6 bit LVDS): una spina di 14 perni, una spina di 20 perni, una spina di 14 chip, una spina di 30 chip (il numero di 100 resistenze di ohm sul substrato della visualizzazione è 4), pricipalmente per gli schermi LCD del taccuino (12 pollici, 13 pollici, 14 pollici), 15 pollici)
D8L (singolo 8 bit LVDS): una spina di 20 perni (5 100 ohm) (15 pollici)
S6L (6 bit doppio LVDS): una spina di 20 perni, una spina di 30 perni, una spina di 30 perni (8 100 ohm) (14 pollici, 15 pollici, 17 pollici)
S8L (8 bit doppio LVDS): una spina di 30 perni, una spina di 30 chip (10 100 resistenze) di ohm (17 pollici, 18 pollici, 19 pollici, 20 pollici, 21 pollice)

Terminale: DF19-20P
Caratteristiche:① La linea elettrica Pin1-2, Pin3-4 è linea frantumata.
②5 gruppi di segnali di LVDS.
Definizione di interfaccia: 1-2 potere; 3-4: Terra; 5-6 gruppo 1; 7 vuoto; 8-9 gruppo 2; 10 frantumato; 11-12: Gruppo 3; 13 frantumato; 14-15 gruppo 4 gruppi; 16 vuoti; 17-18 gruppo 5, 19-20 vuoto. La resistenza fra ogni gruppo di segnali è (circa 120 ohm per il metro digitale)

Terminale: FIX30P.
Caratteristiche:① Cavo di alimentazione Pin1-3.
②8 gruppi di segnali.
Definizione di interfaccia: 1-3 potere; 4-7 vuoto; 8-9: gruppo 1; cavo nero 10; 11-12 gruppo 2; 13 neri; 14-15 gruppo 3; 16 vuoti; 17-18 gruppo 4 gruppi; 19 vuoti; 20-21 gruppo 5; 22 vuoti; 23-24 gruppo 6; 25 vuoti; 26-27 gruppo 7; 28 vuoti; 29-30 gruppo 8. La resistenza fra ogni gruppo di segnali è (circa 120 ohm per il metro digitale)

Terminale: FIX30P.
Caratteristiche:① Cavo di alimentazione Pin1-3.
②10 gruppi di segnali.
Definizione di interfaccia: 1-3 potere; 4 vuoti; 5 vuoti; 6 vuoti; terra 7; 8R0-; 9R0+; 10R1-; 11R1+; 12R2-; 13R2+; terra 14; 15CLK-; 16CLK+; 20RB0-; 21RB0+; 22RB1-; 23RB1+; 24 terre; 25RB2-; 26RB2+; 27CLK2-; 28CLK2+; 29RB3-; 30RB3+
3. introduzione della linea LCD dello schermo di LVDS che invia chip
LVDS tipici che inviano i chip sono divisi nel quattro-Manica, nel cinque-Manica e nei tipi di dieci-Manica, che brevemente sono presentati sotto.
1. chip del trasmettitore di Quattro-Manica LVDS
Figura 1 mostra lo schema a blocchi interno del chip del trasmettitore di quattro-Manica LVDS. Contiene il canale del segnale di tre dati (RGB compreso, dati permette al DE, la linea il segnale di sincronizzazione HS, segnale di sincronizzazione verticale CONTRO) e un canale di trasmissione del segnale di orologio.

4 il canale LVDS che invia il chip pricipalmente è utilizzato per guidare il pannello LCD 6bit. Facendo uso del quattro-Manica LVDS che invia il chip può formare un circuito di interfaccia ad un solo canale di 6bit LVDS e un dispari/anche un circuito di interfaccia a doppio canale di 6bit LVDS.
2. chip del trasmettitore di Cinque-Manica LVDS
Figura 2 mostra lo schema a blocchi interno del chip del trasmettitore di cinque-Manica LVDS (DS90C385). Contiene quattro canali del segnale di dati (RGB compreso, dati permette al DE, la linea il segnale di sincronizzazione HS, segnale di sincronizzazione verticale CONTRO) e un canale di trasmissione del segnale di orologio.

Il cinque-Manica LVDS che invia il chip pricipalmente è usato per guidare il pannello LCD 8bit. Il cinque-Manica LVDS che invia il chip pricipalmente è usato per formare un circuito di interfaccia ad un solo canale di 8bit LVDS e un dispari/anche un circuito di interfaccia a doppio canale di 8bit LVDS.
3. chip del trasmettitore di Dieci-Manica LVDS
Figura 3 mostra lo schema a blocchi interno del chip del trasmettitore di dieci-Manica LVDS (DS90C387). Contiene otto canali del segnale di dati (RGB compreso, dati permette al DE, la linea il segnale di sincronizzazione HS, segnale di sincronizzazione verticale CONTRO) e due canali di trasmissione del segnale di orologio.

Il dieci-Manica LVDS che invia il chip pricipalmente è usato per guidare il pannello LCD 8bit. Il chip della trasmissione di dieci-Manica LVDS pricipalmente è usato per formare un dispari/anche un circuito di interfaccia a doppio canale 8bitLVDS.
Nel dieci-Manica LVDS che invia il chip, due canali di uscita di impulso di temporizzazione sono messi, lo scopo di questo è di essere più flessibili adattarsi ai tipi differenti di LVDS che ricevono i chip. Quando il LVDS che riceve il circuito inoltre usa un dieci-Manica LVDS che riceve il chip, deve soltanto usare il segnale di orologio di un canale; quando il LVDS che riceve il circuito usa due cinque-Manica LVDS che ricevono i chip, il chip di trasmissione di dieci-Manica LVDS deve essere usato per ogni LVDS che riceve il chip. Il chip fornisce un segnale di orologio separato.